DSP设计的电磁兼容解决问题
...上管脚间距和阻抗因素的限制,这类器件必须采用更细的线宽。同时,由于产品尺寸的总体减小,意味着用于布局布线的空间也大大减小了。在某些DSP产品中,底板的大小与其上的器件大小相差无几,元器件占据的板...
2019-09-29 10:51:49 - 讨论帖 - 世纪电源网-SUN - 综合资料下载 822次浏览 - 1次回复
【书】《Cadence高速PCB设计实战攻略》
...脚本做成快捷键3.21常用键盘命令3.22走线时用快捷键改线宽3.23定义快捷键换层放Via3.24系统默认快捷键3.25文件类型介绍第4章焊盘知识及制作方法4.1元...
2019-07-17 17:56:45 - 讨论帖 - 世纪电源网雪花 - 电源书籍下载 2535次浏览 - 8次回复
DDR3内存的PCB仿真与设计
...,两边的为攻击线,采用128位伪随机码,根据走线的不同线宽和线间距对其进行串扰分析,看其分析结果如下表1。131815[align=cente...
2019-04-09 15:24:19 - 讨论帖 - tommycheng - 电源仿真软件设计 1061次浏览 - 0次回复
【转】我就是硬性要求PCB布线时禁止90度拐角了咋地吧
...角,在拐角处铜箔宽度突变会更少一些,可以减少由于布线宽度的变化而引起的信号反射和这个额外的离散电容造成的信号上升时延的改变。[url=http://www.mr-wu.cn/wp-content...
2018-06-01 14:00:25 - 讨论帖 - 没有用户名 - 综合电源技术 1800次浏览 - 4次回复
【转帖】PCB仿真分析解决方案
...输效果,优化PCB叠层结构、布线阻抗和高速设计规则(线宽/线长/间距等)。后仿真可以导入PCB设计文件,提取叠层结构与叠层物理参数,计算传输线特征阻抗,进行信号完...
2018-02-13 13:21:32 - 讨论帖 - Ameya360皇华 - 综合电源技术 821次浏览 - 1次回复
高频PCB电路设计70个问答汇总
...有单根线和差分对两种情况。所以,testcoupon上的走线线宽和线距(有差分对时)要与所要控制的线一样。最重要的是测量时接地点的位置。为了减少接地引线(groundlead)的电...
2017-02-27 14:32:05 - 讨论帖 - 世纪电源网-恬恬 - 综合电源技术 878次浏览 - 1次回复
DSP的电磁兼容性问题探讨
...上管脚间距和阻抗因素的限制,这类器件必须采用更细的线宽。同时,由于产品尺寸的总体减小,意味着用于布局布线的空间也大大减小了。在某些DSP产品中,底板的大小与其上的器件大小相差无几,元器件占据的板...
2011-02-18 14:01:45 - 讨论帖 - srveegogo - 综合电源技术 1304次浏览 - 2次回复